Пт июн 30, 2017 08:48:44
Пт июн 30, 2017 09:28:07
Пт июн 30, 2017 10:00:47
А если будут две последовательные команды изменения состояния порта на противоположные - при определенных обстоятельствах импульс не будет передан на выход.
Пт июн 30, 2017 10:08:58
А видео придется посмотреть, тем более что это семинар от разработчика.
Пт июн 30, 2017 11:51:12
Пт июн 30, 2017 11:51:38
Пт июн 30, 2017 11:56:05
Пт июн 30, 2017 11:59:26
Объяснять надо внятно, тогда и лишних возражений не будет.
Пт июн 30, 2017 12:00:58
Пт июн 30, 2017 12:03:57
Пт июн 30, 2017 12:06:15
Пт июн 30, 2017 12:08:16
Пт июн 30, 2017 12:14:52
Пт июн 30, 2017 12:19:43
Пт июн 30, 2017 12:22:58
Пт июн 30, 2017 12:26:43
Пт июн 30, 2017 13:02:03
Для Ф0хх и Ф1хх требуется два такта, а для Ф2хх, Ф3хх и Ф4хх - один такт на изменение состояния пина. Т.е. в одном случае будет 2МГц максимальной последовательной долговременной частоты, в другом - 4МГц и выходной сигнал будет искажён или отсутсвовать. А сам порт полюбому команды будет отрабатывать, в любом случае, в отличие от выходного каскада этого порта.
Пт июн 30, 2017 13:12:35
Пт июн 30, 2017 13:21:02
Пт июн 30, 2017 13:25:14