Все про "Altium Designer"
Re: Все про "Altium Designer"
как без схемы обойтись - если нужна только плата?
Re: Все про "Altium Designer"
[uquote="рокки1945",url="/forum/viewtopic.php?p=3680573#p3680573"]как без схемы обойтись - если нужна только плата?[/uquote]
Ну и не проблема. Рисуете все линиями и потом Design\Netlist\Configure Pysical Nets
Ну и не проблема. Рисуете все линиями и потом Design\Netlist\Configure Pysical Nets
Re: Все про "Altium Designer"
подскажите где в 19-ом альтиуме в редакторе корпусов вспомогательные направляющие горизонтальные/вертикальные/45 градусов?
раньше были во вкладке "размещение"..
раньше были во вкладке "размещение"..
Re: Все про "Altium Designer"
На панели Properties в самом низу будет Guide Manager, вот это оно и есть. При этом не должен быть выделен никакой примитив, иначе в этой панели будут свойства этого примитива.
- crackintosh
- Встал на лапы
- Сообщения: 102
- Зарегистрирован: Вс июн 10, 2012 10:40:38
- Откуда: Магдебург, DE
- Контактная информация:
Re: Все про "Altium Designer"
Нарисовал схему, элементов 200-250 в AD19.1
Программа начала жутко тормозить, даже при простом перемещении обьектов.
RAM 16G. Win7/64 проц i7.
Как можно решить с тормозами, мне еще 30% схемы дорисовать, но работать уже невозможно.
Программа начала жутко тормозить, даже при простом перемещении обьектов.
RAM 16G. Win7/64 проц i7.
Как можно решить с тормозами, мне еще 30% схемы дорисовать, но работать уже невозможно.
Re: Все про "Altium Designer"
У вас вся схема на одной схеме??
- crackintosh
- Встал на лапы
- Сообщения: 102
- Зарегистрирован: Вс июн 10, 2012 10:40:38
- Откуда: Магдебург, DE
- Контактная информация:
Re: Все про "Altium Designer"
да
Разрешите представится, Сергей 
Приобрету индикаторы и панели: ИТМ-2(А,Ж,М,С), ИТС1А(Б), ИГВ1-8х5Л, ИГВ1-16/5х7 ИГПх ИГВПх и др...
Приобрету индикаторы и панели: ИТМ-2(А,Ж,М,С), ИТС1А(Б), ИГВ1-8х5Л, ИГВ1-16/5х7 ИГПх ИГВПх и др...
Re: Все про "Altium Designer"
Re: Все про "Altium Designer"
Здравствуйте. (повторное сообщение) Как и можно ли использовать обычный текстовый ALT-файл связей и компонентов готовых многолистовых (всё на одной плате) электрических схем Пикада, Оркада, Компаса и других ПО в печатные платы Альтиума, так как рисовать эти электрические схемы по новому в Альтиуме, это очень сложно. Если нет, то не пора ли разработать программу-утилиту для реализации этой цели. Спасибо.
- ShokoD
- Первый раз сказал Мяу!
- Сообщения: 36
- Зарегистрирован: Пт окт 15, 2010 20:48:19
- Откуда: Санкт-Петербург
Re: Все про "Altium Designer"
А что это за белые тонкие линии - перекрестия и как бы их убрать?
- Вложения
-
- line.JPG
- (104.5 КБ) 541 скачивание
- crackintosh
- Встал на лапы
- Сообщения: 102
- Зарегистрирован: Вс июн 10, 2012 10:40:38
- Откуда: Магдебург, DE
- Контактная информация:
Re: Все про "Altium Designer"
ORIGIN элемента.
Разрешите представится, Сергей 
Приобрету индикаторы и панели: ИТМ-2(А,Ж,М,С), ИТС1А(Б), ИГВ1-8х5Л, ИГВ1-16/5х7 ИГПх ИГВПх и др...
Приобрету индикаторы и панели: ИТМ-2(А,Ж,М,С), ИТС1А(Б), ИГВ1-8х5Л, ИГВ1-16/5х7 ИГПх ИГВПх и др...
- ShokoD
- Первый раз сказал Мяу!
- Сообщения: 36
- Зарегистрирован: Пт окт 15, 2010 20:48:19
- Откуда: Санкт-Петербург
Re: Все про "Altium Designer"
[uquote="crackintosh",url="/forum/viewtopic.php?p=3732565#p3732565"]ORIGIN элемента.[/uquote]
А убрать эти линии как-то можно?
А убрать эти линии как-то можно?
Re: Все про "Altium Designer"
Зачем убрать их, ето ORIGIN элемента. А как вообще без него?
-
Transistor
- Прорезались зубы
- Сообщения: 209
- Зарегистрирован: Пт авг 27, 2010 18:05:09
Re: Все про "Altium Designer"
Нужна помощь.
Проблема возникает на многоканальной схеме. Все выполняю как надо. Но не генерируется взаимосвязь на плате между контроллером и каналами в чем может быть проблема.

Пример.
http://bit.ly/2REMvXv
Проблема возникает на многоканальной схеме. Все выполняю как надо. Но не генерируется взаимосвязь на плате между контроллером и каналами в чем может быть проблема.
Пример.
http://bit.ly/2REMvXv
Re: Все про "Altium Designer"
У вас при компиляции куча ошибок и предупреждений вываливается. Дабы не было проблем нужно перед переносом на плату разобраться с ошибками на схеме.
Во первых альтиуму не нравятся пробелы в названиях цепей, иногда прокатывает, но не в команде REPEAT, замените IN A на IN_A например.
В схеме Sheet3 в имени порта уберите REPEAT(), он должен быть только в блоке на листе Sheet2.
При создании массива командой REPEAT у вас объединяются порты с типом Output (GND IN, Common IN), Альтиум считает это ошибкой, замените на тип Unspecified или Input.
В свойствах вывода 3 оптопары замените Open Emitter на Power или Passive.
Вообще Альтиум подчёркивает ошибки красной волнистой линией, при наведении курсора появляется подсказка с описанием ошибки.
Во первых альтиуму не нравятся пробелы в названиях цепей, иногда прокатывает, но не в команде REPEAT, замените IN A на IN_A например.
В схеме Sheet3 в имени порта уберите REPEAT(), он должен быть только в блоке на листе Sheet2.
При создании массива командой REPEAT у вас объединяются порты с типом Output (GND IN, Common IN), Альтиум считает это ошибкой, замените на тип Unspecified или Input.
В свойствах вывода 3 оптопары замените Open Emitter на Power или Passive.
Вообще Альтиум подчёркивает ошибки красной волнистой линией, при наведении курсора появляется подсказка с описанием ошибки.
-
Transistor
- Прорезались зубы
- Сообщения: 209
- Зарегистрирован: Пт авг 27, 2010 18:05:09
Re: Все про "Altium Designer"
[uquote="Белк",url="/forum/viewtopic.php?p=3779276#p3779276"]Во первых альтиуму не нравятся пробелы в названиях цепей, иногда прокатывает, но не в команде REPEAT, замените IN A на IN_A например.[/uquote]
Благодарю за помощь. Помогла замена пробелов в схеме. Изменение типов выводов не влияет.
REPEAT() по имени порта дал сам алтиум при соединены схем через меню.
Благодарю за помощь. Помогла замена пробелов в схеме. Изменение типов выводов не влияет.
REPEAT() по имени порта дал сам алтиум при соединены схем через меню.
- servmv
- Встал на лапы
- Сообщения: 136
- Зарегистрирован: Чт янв 02, 2014 21:28:22
- Контактная информация:
Re: Все про "Altium Designer"
Доброго всем дня, может кто знает где взять или может где в штатных найти разьемы DB9, 15, 25
Re: Все про "Altium Designer"
[uquote="servmv",url="/forum/viewtopic.php?p=3787358#p3787358"]может кто знает где взять[/uquote]
Они есть в штатной поставке в библиотеке Miscellaneous Connectors.IntLib. Путь смотрите в настройках
Они есть в штатной поставке в библиотеке Miscellaneous Connectors.IntLib. Путь смотрите в настройках
-
Aleksandr_zak
- Родился
- Сообщения: 2
- Зарегистрирован: Пн фев 17, 2020 08:39:11
Re: Все про "Altium Designer"
Добрый день!
Подскажите мне необходимо сделать панелизацию МПП для этого я в разделе PLACE выбираю (Embedded board array/panelize) есть несколько вопросов:
1) Плата многослойная в ней есть сигнальные слои и плановые, стек я делаю в панелизации точно такой же, как и в оригинале платы, так вот не отображаются ВНУТРЕННИЕ сигнальные слои, так и должно быть? (на самом деле они имеются?)
2) Нужно ли в плановых слоях заного прицеплять цепи или они сами связаны с первоначальным оригиналом платы?
там есть такая фраза child and parent PCB design layer stacks are compatible ( как раз про то, что стеки совместимы друг с другом) просто странно, что они не привязаны и не отображаются на самой панели это и вводит в сомнение...
Подскажите мне необходимо сделать панелизацию МПП для этого я в разделе PLACE выбираю (Embedded board array/panelize) есть несколько вопросов:
1) Плата многослойная в ней есть сигнальные слои и плановые, стек я делаю в панелизации точно такой же, как и в оригинале платы, так вот не отображаются ВНУТРЕННИЕ сигнальные слои, так и должно быть? (на самом деле они имеются?)
2) Нужно ли в плановых слоях заного прицеплять цепи или они сами связаны с первоначальным оригиналом платы?
там есть такая фраза child and parent PCB design layer stacks are compatible ( как раз про то, что стеки совместимы друг с другом) просто странно, что они не привязаны и не отображаются на самой панели это и вводит в сомнение...
Re: Все про "Altium Designer"
Народ нужна помощь. Бьюсь уже почти неделю с проблемой и не знаю даже в какую сторону копать.
Вообщем начал осваивать Altium Designer. Создал в Altium Designer схему, создал плату с компонентами, развел ее, а потом когда стал просматривать модель печатной платы в 3D виде обнаружил следующее две проблемы.
1: Слои печатной платы расположены следующим образом: нижний слой шелкографии, нижний слой маски, нижний слой меди, диэлектрик, верхний слой маски, верхний слой шелкографии и на самом верху верхний слой меди. Т.е. под верхним слоем меди находиться все остальные слои что не корректно! И это только в 3D виде. И как это восстановить так что бы было правильно я не знаю. Всю голову переломал. Все это я показал на рисунке "1-error.jpg" во вложении, там хорошо видно что маска и шелкография под медью. Может быть на самом деле все и правильно и не правильно только при отображении печатной платы в 3D или где то какую либо галочку случайно поставил? Вообщем как это исправить я не знаю, хотя при просмотре слоев в "Lauer Stack Manager" все слои идут друг за дружкой в правильном порядке!
2: Вторая проблема заключается в том что между диэлектриком и нижнем слоем меди, маски, шелкографии пустое пространство. Файл картинки "2-error.jpg" во вложении к сообщению. Помню что в "Lauer Stack Manager" я увеличивал толщину диэлектрика печатной платы и видимо в 3D просмотре это не корректно отобразилось или нужно каким либо образом сделать так что бы Altium Designer "перерисовал" печатную плату. А вот как это сделать что бы все было корректно я опять таки не знаю.
Народ откликнитесь, если кто знает в чем у меня проблемы!
Вообщем начал осваивать Altium Designer. Создал в Altium Designer схему, создал плату с компонентами, развел ее, а потом когда стал просматривать модель печатной платы в 3D виде обнаружил следующее две проблемы.
1: Слои печатной платы расположены следующим образом: нижний слой шелкографии, нижний слой маски, нижний слой меди, диэлектрик, верхний слой маски, верхний слой шелкографии и на самом верху верхний слой меди. Т.е. под верхним слоем меди находиться все остальные слои что не корректно! И это только в 3D виде. И как это восстановить так что бы было правильно я не знаю. Всю голову переломал. Все это я показал на рисунке "1-error.jpg" во вложении, там хорошо видно что маска и шелкография под медью. Может быть на самом деле все и правильно и не правильно только при отображении печатной платы в 3D или где то какую либо галочку случайно поставил? Вообщем как это исправить я не знаю, хотя при просмотре слоев в "Lauer Stack Manager" все слои идут друг за дружкой в правильном порядке!
2: Вторая проблема заключается в том что между диэлектриком и нижнем слоем меди, маски, шелкографии пустое пространство. Файл картинки "2-error.jpg" во вложении к сообщению. Помню что в "Lauer Stack Manager" я увеличивал толщину диэлектрика печатной платы и видимо в 3D просмотре это не корректно отобразилось или нужно каким либо образом сделать так что бы Altium Designer "перерисовал" печатную плату. А вот как это сделать что бы все было корректно я опять таки не знаю.
Народ откликнитесь, если кто знает в чем у меня проблемы!
- Вложения
-
- 2-error.jpg
- (109.34 КБ) 365 скачиваний
-
- 1-error.jpg
- (135.17 КБ) 351 скачивание